The 74HC112PW is a negative-edge trigger dual JK Flip-flop with set and reset. This high-speed Si-gate CMOS device is pin compatible with low power Schottky TTL (LSTTL). It is specified in compliance with JEDEC standard no. 7A. This dual negative-edge triggered JK-type flip-flops featuring individual nJ, nK, clock (nCP\), set (nSD\) and reset (nRD\) inputs. The set and reset inputs, when low, set or reset the outputs as shown in the function table regardless of the levels at the other inputs. A HIGH level at the clock (nCP) input enables the nJ and nK inputs and data will be accepted. The nJ and nK inputs control the state changes of the flip-flops as shown in the function table. The nJ and nK inputs must be stable one set-up time prior to the high-to-low clock transition for predictable operation. Output state changes are initiated by the high-to-low transition of nCP. Schmitt-trigger action in the clock input makes the circuit highly tolerant to slower clock rise and fall times.
Asynchronous set and reset
Standard output capability
ICC Category
Области применения
Промышленное, Потребительская Электроника, Компьютеры и Периферия
Поставка со склада или на заказ (2-3 недели). Доставка по всей России!
Оформление заказа не является покупкой. Менеджер уточнит наличие и стоимость товара и свяжется с Вами.
Описание
Купить Микросхемы и комплектующие 74HC112PW,118 от Nexperia оптом с доставкой по России.
Для того, что бы купить Микросхемы и комплектующие 74HC112PW,118 оптом необходимо добавить товар в корзину и перейти к оформлению заявки
Оптовая цена на Микросхемы и комплектующие 74HC112PW,118 формируется после отправки заявки и зависит от объема оптовой закупки
Микросхемы и комплектующие 74HC112PW,118 от Nexperia и огромное количество других электронных компонентов можно приобрести оптом у компании "Микон". В случае, если вы не нашли подходящий для вас товар вы можете обратиться к нам по электронной почте sale@mikon-ic.ru