The 74HCT109N is a positive-edge trigger Dual J K\ Flip-flop with set and reset. This high-speed Si-gate CMOS device is pin compatible with low power Schottky TTL (LSTTL). It is specified in compliance with JEDEC standard no. 7A. The dual positive-edge triggered J K\ flip-flops with individual J, K\ inputs, clock (CP) inputs, set (SD\) and reset (RD\) inputs, also complementary Q and Q\ outputs. The set and reset are asynchronous active LOW inputs and operate independently of the clock input. The J and K\ inputs control the state changes of the flip-flops as described in the mode select function table. The J and K\ inputs must be stable one set-up time prior to the low-to-high clock transition for predictable operation. The J K\ design allows operation as a D-type flip-flop by tying the J and K\ inputs together. Schmitt-trigger action in the clock input makes the circuit highly tolerant to slower clock rise and fall times.
J, K\ Inputs for easy D-type flip-flop
Toggle flip-flop
Standard output capability
ICC Category
Области применения
Промышленное, Потребительская Электроника, Компьютеры и Периферия
Поставка со склада или на заказ (2-3 недели). Доставка по всей России!
Оформление заказа не является покупкой. Менеджер уточнит наличие и стоимость товара и свяжется с Вами.
Описание
Купить Логическая ИС 74HCT109N от Nexperia оптом с доставкой по России.
Для того, что бы купить Логическая ИС 74HCT109N оптом необходимо добавить товар в корзину и перейти к оформлению заявки
Оптовая цена на Логическая ИС 74HCT109N формируется после отправки заявки и зависит от объема оптовой закупки
Логическая ИС 74HCT109N от Nexperia и огромное количество других электронных компонентов можно приобрести оптом у компании "Микон". В случае, если вы не нашли подходящий для вас товар вы можете обратиться к нам по электронной почте sale@mikon-ic.ru